Aldec

Parceria Aldec ( Henderson, NV 89074 USA ) Distribuição e suporte de ferramentas de projeto e verificação. Com este acordo colocarmos a disposição de parceiros e clientes as ferramentas da Aldec com suporte na região em português

 

Active-HDL FPGA Design and Simulation

Projeto e Simulação para FPGA

Active-HDL™ é uma solução de Projeto e Simulação para trabalho em equipo. Um entorno integrado de desarrolho rápido baseado em Windows® com suporte para HDLs, entorno gráfico e simulação lógica de projetos incluindo mistura de linguagens.

 

ActiveHDL_graphic_rgb_small

O gerenciador do fluxo de projeto suporta mais de 120 ferramentas EDA e FPGA, nas fases de codificação, simulação, sínteses e implementação. Os equipes de engenheiros podem usar uma plataforma comum para todo o projeto FPGA. Active-HDL suporta os fornecedores de FPGA líderes da industria; Altera®, Atmel®, Lattice®, Microsemi™ (Actel), Quicklogic®, Xilinx® e mais.

 

Principais Características e Benefícios

 

Gerenciamento de Projeto
  • Gerenciador de projeto otimizado para trabalho em equipe local ou remoto

  • Gerenciador de fluxo de projeto configurável para mais de 120 ferramentas dos fornecedores de FPGA/EDA permite aos equipes de engenharia usar apenas uma plataforma para todo o processo de desarrolho FPGA

Codificação modo Gráfico e ou Texto
  • Crie projetos rapidamente usando texto, esquemas e diagramas de estado

  • Proteja seu conhecimento e investimento. Forneça IPs usando a mais segura Interoperable Encryption

Simulação e Debug
  • Potente kernel comum que suporta simulação de projetos usando mais de uma linguagem; VHDL, Verilog, SystemVerilog(Projeto) e SystemC

  • Assegure a qualidade do código e confiabilidade usando a depuração gráfica interativa e as ferramentas de qualidade do código

  • Use as ferramentas de análise de cobertura de código para identificar as partes não testadas do projeto

  • Melhore a qualidade da verificação e ache mais erros usando ABV - Assertion-Based Verification (SVA, PSL, OVA)

  • Elimine a brecha entre a simulação HDL e a simulação matemática de alto nível para blocos DSP usando a interface com MATLAB®/Simulink®

Documentação HTML/PDF
  • Crie um resumo inteligente do projeto e apresentação fácil de entender em forma gráfica usando o conversor HDL para esquemático

  • Compartilhe a informação rapidamente com o gerador automático de Documentação de Projeto em HTML e PDF